uni-potsdam.de

Sie verwenden einen veralteten Browser mit Sicherheitsschwachstellen und können die Funktionen dieser Webseite nicht nutzen.

Hier erfahren Sie, wie einfach Sie Ihren Browser aktualisieren können.

Hardwareentwurf

Steckbrief
Veranstaltungsart

Seminar (2 SWS)

Dozent

Dr. Milos Krstic

Dr. Steffen Zeidler

VoraussetzungTechnische Grundlagen der Informatik I oder Informationsverarbeitung
Vorlesungssprache

Deutsch (Vorlesung)

Englisch (Folien) 

StudienleistungProjekt
Leistungsnachweis

Projektvortrag

Leistungspunkte3 LP

Beim Design eingebetteter Systeme ist das Zusammenspiel von Software- und Hardwarekomponenten sehr wichtig. Die Grundlage beim Hardwareentwurf ist das Verständnis von diversen Schaltungskonzepten und Designmethodiken. In diesem Zusammenhang soll die Lehrveranstaltung das Konzept von synchronen und asynchronen Designs vorstellen. Aufbauend darauf soll der Entwicklungsprozess von eingebetteten Systemen anhand von ASIC- und FPGA-Implementierungen exemplarisch nachvollzogen werden. Ziel dieses Kurses ist das Verständnis der Studenten im Bezug auf Hardwaredesign zu erweitern und ihnen einen Einblick in den Entwurf von gemischten eingebetteten HW/SW-Systeme zu ermöglichen.

Hier ist die detaillierte Liste der Themen:

  • Einführung, VLSI Design
  • Hardwareentwurfprinzipien
  • Advanced VHDL für Logiksynthese
  • Asynchrone Designmethoden
  • ASIC Designflow (Logiksynthese, Layout, Verification)
  • FPGA Design

Diese Veranstaltung beinhaltet Beispiele aus der Praxis und erfordert eine aktive Arbeit der Studenten. Während der Veranstaltung sollen die Studenten eigene Projekte vorbereiten.

Steckbrief
Veranstaltungsart

Seminar (2 SWS)

Dozent

Dr. Milos Krstic

Dr. Steffen Zeidler

VoraussetzungTechnische Grundlagen der Informatik I oder Informationsverarbeitung
Vorlesungssprache

Deutsch (Vorlesung)

Englisch (Folien) 

StudienleistungProjekt
Leistungsnachweis

Projektvortrag

Leistungspunkte3 LP

Lehrmaterialien

Eintrag zu dieser Lehrveranstaltung im PULS.